在每道用户程序占用一个连续主存空间的多道系统中,下列关于存储保护的叙述不正确的是()
A.设置“基址寄存器”和“限长寄存器”
B.不允许用户修改“基址寄存器”和“限长寄存器”的值
C.在目态下执行程序时,要对访问主存的地址进行核查
D.在管态下执行程序时,要对访问主存的地址进行核查
A.设置“基址寄存器”和“限长寄存器”
B.不允许用户修改“基址寄存器”和“限长寄存器”的值
C.在目态下执行程序时,要对访问主存的地址进行核查
D.在管态下执行程序时,要对访问主存的地址进行核查
第1题
A.多重分区分配有实现对子程序和数据段的共享
B.相对于页式和段式存储管理,实现分区分配所利用的表格占用的存储空间小
C.能实现虚拟存储,即位用户提供一个比存储空间大的存储空间
D.实现了主存的共享,因而有助于多道程序设
第2题
要保证一个程序在主存中被改变了存放位置后仍能正确执行,则对主存空间应采用
A.静态重定位
B.动态重定位
C.动态分配
D.静态分配
第4题
多道程序设计是指().
A.有多个程序同时进入CPU运行
B.有多个程序同时进入主存并行运行
C.程序段执行不是顺序的
D.同一个程序可以对应多个不同的进程
第6题
A.通道程序
B.处理机管理
C.中断机构
D.主存管理
E.块设备
F.设备管理
G.文件管理
H.文件目录
第8题
A.缺点是访存指令较长,但执行速度较快
B.优点是微机的读写控制逻辑较为简单
C.缺点是/O端口占用部分主存空间,可用主存空间减小
D.优点是外设数目或I/O寄存器数几乎不受限制
第9题
第10题
高电平为读,低电平为写)。
已知该机存储器地址空间从0连续编址,其地址空间分配如下:最低8K为系统程序区,由ROM芯片组成;紧接着40K为备用区,暂不连接芯片;而后78K为用户程序和数据空间,用静态RAM芯片组成;最后2K用于I/O设备(与主存统一编址)。现有芯片如下:
SRAM:16K×8位,其中CS:为片选信号,低电平有效,WE:为写控制信号,低电平写,高电平读。
ROM:8K×8位,其中CS:为片选信号,低电平有效,OE:为读出控制,低电平读出有效。
译码器:3―8译码器,输出低电平有效;为使能信号,低电平时译码器功能有效。
其它“与、或”等逻辑门电路自选。
(1)请问该主存需多少SRAM芯片?
(2)试画出主存芯片与CPU的连接逻辑图。
(3)写出各芯片地址分配表。